CMOS inverter에 연결되어 있는 load capacitor에 흐르는 전류를 질문하신 건가요? 그렇다면, capacitor의 전류는 C * dV / dt의 꼴로 주어지기 때문에, CMOS inverter의 output 전압의 시간 미분에 비례하는 형태로 주어지게 될 것입니다. 물론 초기에는 PMOS의 전류 자체가 일정하므로, 그 일정한 전류를 유지하기 위해서 capacitor의 전압이 시간에 따라 일정하게 증가하게 되겠네요.
@@skejd-vz8jx Capacitor의 양단에 인가된 전압이 바뀌지 않으면 capacitor에는 전류가 흐르지 않겠지요. (변하지 않는 것 보다는 0이라고 말하는게 좋겠네요.) 또한 input 전압이 한참동안 0 또는 1의 값을 가지고 있다면, steady-state에 도달하게 될 것이며, 여기서는 물론 capacitor 전류는 0이 될 것입니다. (DC에서는 capacitor에 전류가 흐를 수 없지요.) 오직 0 1 transition이 일어나는 때에만 잠시동안 capacitor 전류가 흐를 것입니다.
CMOS 노베이스였는데 이 영상보고 성장했습니다 감사합니다!
혹시 cmos 에서 capactior에 흐르는 전류는 어떻게 될까요,,?
CMOS inverter에 연결되어 있는 load capacitor에 흐르는 전류를 질문하신 건가요? 그렇다면, capacitor의 전류는 C * dV / dt의 꼴로 주어지기 때문에, CMOS inverter의 output 전압의 시간 미분에 비례하는 형태로 주어지게 될 것입니다. 물론 초기에는 PMOS의 전류 자체가 일정하므로, 그 일정한 전류를 유지하기 위해서 capacitor의 전압이 시간에 따라 일정하게 증가하게 되겠네요.
@@TCADHong input전압이 0혹은 1의 값만 가진다면 capacitor 전류는 변하지않는다는 말인가요..?
@@skejd-vz8jx Capacitor의 양단에 인가된 전압이 바뀌지 않으면 capacitor에는 전류가 흐르지 않겠지요. (변하지 않는 것 보다는 0이라고 말하는게 좋겠네요.) 또한 input 전압이 한참동안 0 또는 1의 값을 가지고 있다면, steady-state에 도달하게 될 것이며, 여기서는 물론 capacitor 전류는 0이 될 것입니다. (DC에서는 capacitor에 전류가 흐를 수 없지요.) 오직 0 1 transition이 일어나는 때에만 잠시동안 capacitor 전류가 흐를 것입니다.