Вывод FullHD и 4K видео с ПЛИС через HDMI

Поделиться
HTML-код
  • Опубликовано: 3 янв 2025

Комментарии • 13

  • @antiminddamping2096
    @antiminddamping2096 4 года назад +4

    Ураааа! Есть содержания выпуска! =D

  • @antiminddamping2096
    @antiminddamping2096 4 года назад +2

    Вообще всё отлично оформлено. И ссылки, и все дела! Класс!!! Уважуха!

  • @BorisGrishenco
    @BorisGrishenco 2 года назад

    Класс. Не знал про то что у digillent есть такой репозиторий IP!

  • @demiRUS76
    @demiRUS76 3 года назад

    Интересная тема. Спасибо за видео.

  • @vektor975___3
    @vektor975___3 Год назад

    Я в шоке, как всё просто! Не написав не одной строки кода уже полностью готовый проект!

  • @zatochiSiberian
    @zatochiSiberian 6 месяцев назад

    Жаль автор пропал. Очень интересно рассказывал.

  • @AS-ws9pp
    @AS-ws9pp 7 месяцев назад

    Название непонятное. Вы с помощью ПЛИС повышаете качество изображения или просто масштабируете? Объясните пожалуйста.

  • @ШурикШурикович-ц5л
    @ШурикШурикович-ц5л 3 года назад

    Отличное видео, наконец то врубился как на HDMI вывести изображение! Спасибо большое! Но возникла проблема: на этапе выбора шаблонного проекта в Vitis (Hello World) возникает ошибка: This application requires a Uart IP in the hardware. You can go back to the previous pages to select a different platform and domain or create new one with suitable hardware and software. Делал всё как в видео. Проект выбран верный. Пытался в процессоре подключить Uart - бесполезно, та же ошибка (проект пересинтезировал). Можно создать только пустой проект. Плата - китайская, но рабочая, проверено. На плате Zynq-7020

    • @ШурикШурикович-ц5л
      @ШурикШурикович-ц5л 3 года назад

      Проблему решил экспортом Hardwere из Vivado на прямую в корень проекта. Но появилась другая проблема - при попытке загрузить в ПЛИС пишет: DONE pin is not high on target FPGA. Пытался грузить игнорируя ошибку - не работает. Мне кажется, что это из за того, что к моей плате нет (или я не подключил) стандартных подключений DDR и CLK к процу, хотя пины вывелись и так же куда то подключились. В этом может быть проблема?

    • @ШурикШурикович-ц5л
      @ШурикШурикович-ц5л 3 года назад +1

      Проблема решена, всё работает. Нужно просто в настройках процессора отключить DDR полностью и включить UART (не уверен что надо надо ли) и не забыть сделать экспорт Hardware.

    • @0x7f45
      @0x7f45  3 года назад +1

      Спасибо за комментарий и за описание решения! Насколько мне известно, использование СнК Zynq без DDR - штука не тривиальная... Подробно данную тему пока не изучал, могу только оставить здесь ссылку, которая однажды мне попалась на глаза: wiki.trenz-electronic.de/display/PD/DDR+less+ZYNQ+Design

  • @demiRUS76
    @demiRUS76 2 года назад

    не сразу понял почему не синтезировался TPG. HLS нужен gcc.

    • @AS-ws9pp
      @AS-ws9pp 7 месяцев назад

      TPG в MIS, тогда LPG на ABC. И вот теперь можно HLD либо HLS в GSS и TSS и ZBS.