Amplifier에서 Input impedance는 클수록, Output impedance는 작을수록 좋다고 알고 있는데요, CS AMP를 small signal model로 해석 시 channel length modulation을 고려하지 않으면 Rout= RD, 고려하면 Rout = ro//RD로 channel length를 고려할 경우 output impedance가 작아지니 좋은 것 아닌가요? 근데 또 gain이 감소되는걸 보면 안좋은거 같은데 헷갈리네요...
교수님의 강의는 제 인생강의 입니다.. 항상 감사합니다 이번 강의에서 한 가지 질문이 있습니다. 1:07:03 에서 전압차이가 ixRs라고 하셨는데 전압차이, 즉 vgs의 값은 vin-ixRs 아닌가요? 혹시 이때 소신호 vin=0으로 두기 때문에 0-ixRs가 되어서 id`을 gmixRs라고 하신걸까요?!
어떤 모스펫은 저항으로 바꾸고 또 어떤건 안바꾸고 하는데 너무 어렵습니다 ㅠㅠㅠ 책의 전류소스 구현 부분 보고있는데도 잘 이해가 가질 않습니다. 예를들어서 예제 7.7 회로에서 M1의 소스 단 부분에서 전압이 바뀔수 있으므로 Vgs가 바뀌어서 저항이 되는건가요?? 그런데 7.8번 문제에선 M1과 M2의 연결부 부분에서도 만약 잔압이 바뀌면 막 저항으로 바뀔수도 있고 그러지 않나요?? 이 부분이 너무 헷갈립니다
안녕하세요 교수님, 40:06의 slide에 보면 current source는 bias의 역할을 한다고 적혀있습니다. 이 때 current source가 bias의 역할을 한다는 것은 gate 전압은 transistor을 on시키도록 set 되어 있다고 가정했을 때, 일정한 전류를 channel에 흐르게 하면서 그 전류에 맞게 Vds 전압을 상승시킨다는 측면에서 current source가 bias의 역할을 한다고 생각하면 될까요? 항상 강의 잘 듣고 있습니다. 감사합니다.
너무 재밌게 잘 보고 있습니다 양질의 강의 정말 감사합니다.
잘 봐주셔 감사합니다
그 어떤 강의보다 이해가 잘 됩니다. 감사합니다 교수님
명강입니다!
Amplifier에서 Input impedance는 클수록, Output impedance는 작을수록 좋다고 알고 있는데요, CS AMP를 small signal model로 해석 시 channel length modulation을 고려하지 않으면 Rout= RD, 고려하면 Rout = ro//RD로 channel length를 고려할 경우 output impedance가 작아지니 좋은 것 아닌가요? 근데 또 gain이 감소되는걸 보면 안좋은거 같은데 헷갈리네요...
계속 한번 강의 들어보세요ㅎ
저도 이 부분이 헷갈리는데 CS AMP에서 말씀하신 부분은 ro가 존재하게 되면 Av자체를 낮추게 되니까 좋지 않은 것이고/ 순차적으로 연결된 circuit에서는 Input impedance는 클수록, Output impedance는 작을수록 좋다고 이해해도 될까요?
교수님 25:31에서 input resistance는 Amp에서 circuit B로 들여다보는 방향이어야 하지 않나요?
ex7.9부분에서 M2쪽 저항이 1/gm2||ro2인것은 이해가 가는데, ex7.10에선 왜 그냥 ro2인지는 이해가 안갑니다 ㅜㅜ 여기도 ix가 두갈래로 나눠져서 1/gm2부분도 존재하는거 아닌가요???
그러네요 7-10에서 밑에 sat모드이면 당연히 gm 있는거 아닌가요?
혹시 소시그널 ix 증가분이 없어서gm이 없는거 아닐까요? 7 9에선 M1이 변함에 따라 M2의 vgs가 변하지만 7 10 에선 M2의 vgs가 이미고정되여서
sat 모드에선 ix가 일정하잔아요?? 그런가 싶기도 하고..
아니에요 gate쪽이 묶여있냐 안 묶여있냐 차이가 있져 잘 생걱해보세요
감사합니다 교수님. 그동안 뭔가 애매했던 부분들이 뻥 뚫리네요.
35:05 에서 R_in2가 A_v3까지 고려된 것 인가요???
교수님의 강의는 제 인생강의 입니다.. 항상 감사합니다
이번 강의에서 한 가지 질문이 있습니다.
1:07:03 에서 전압차이가 ixRs라고 하셨는데 전압차이, 즉 vgs의 값은 vin-ixRs 아닌가요?
혹시 이때 소신호 vin=0으로 두기 때문에 0-ixRs가 되어서 id`을 gmixRs라고 하신걸까요?!
넹 지금 output resistance 재는거니까 vin 0 입니다
@@docceptor195 교수님 그럼id'의 값은 ix와 반대이기 때문이기도 하고 (viin-ixRs)에 gm을 곱하는 거라 id'=-gm*ix*Rs이어야 하는게 아닌가요?
어떤 모스펫은 저항으로 바꾸고 또 어떤건 안바꾸고 하는데 너무 어렵습니다 ㅠㅠㅠ 책의 전류소스 구현 부분 보고있는데도 잘 이해가 가질 않습니다. 예를들어서 예제 7.7 회로에서 M1의 소스 단 부분에서 전압이 바뀔수 있으므로 Vgs가 바뀌어서 저항이 되는건가요?? 그런데 7.8번 문제에선 M1과 M2의 연결부 부분에서도 만약 잔압이 바뀌면 막 저항으로 바뀔수도 있고 그러지 않나요?? 이 부분이 너무 헷갈립니다
❤😂
안녕하세요 교수님,
40:06의 slide에 보면 current source는 bias의 역할을 한다고 적혀있습니다. 이 때 current source가 bias의 역할을 한다는 것은 gate 전압은 transistor을 on시키도록 set 되어 있다고 가정했을 때, 일정한 전류를 channel에 흐르게 하면서 그 전류에 맞게 Vds 전압을 상승시킨다는 측면에서 current source가 bias의 역할을 한다고 생각하면 될까요?
항상 강의 잘 듣고 있습니다.
감사합니다.
네 맞아요~
@@docceptor195 감사합니다 교수님!