E o meu professor disse que não existia outra forma de explicar isso. Estou besta com essa aula. Agora tudo faz sentido!!! Nada como ter alguém que gosta do que faz, que sabe o que está dizendo e sabe como dizer, parabéns, virei fã!!
Se o Clk estiver em 0, as saídas Q e Q barrado permanecem do modo anterior ao Clk ficar em 0, portanto, em estado de memorização. Se estiver em 1, funciona do modo como foi explicado no vídeo.
E o meu professor disse que não existia outra forma de explicar isso. Estou besta com essa aula. Agora tudo faz sentido!!! Nada como ter alguém que gosta do que faz, que sabe o que está dizendo e sabe como dizer, parabéns, virei fã!!
Muito obrigada por todos os seus vídeos! Têm me auxiliado bastante a compreender melhor diversos assuntos na Eletrônica Digital!!!!!
Suas aulas são de altíssimo nível professor. PARABÉNS.
Rpzzzz eu entendendo eletrônica? Kkkk só vc msm prof!!! Mt obrigado
Didática maravilhosa. Parabéns professor!
Faço curso de eletrônica, mas somente agora consegui entender. Parabéns Gabriel pelo método.
Trabalha na área?
Mais uma aula Eletrônica Digital II com a melhor didática que eu conheço.
Muito obrigado e parabéns, Professor Gabriel!
vc é incrível, professor!
Excelente!!!!!!!!
Top, obrigada! ❤️
Aula fantástica, gratidão :)
Ótima aula professor
Olá Gabriel boa aula é complicado de decorar
Reproduzi esse esquema do jk que vc fez (11:53) , igualzinho, mas não funcionou não; as saidas ficam com ponto de interrogação.
Comigo aconteceu o mesmo no Proteus. Não consegui botar pra funcionar.
E como o clock afeta esse ci?
Se o Clk estiver em 0, as saídas Q e Q barrado permanecem do modo anterior ao Clk ficar em 0, portanto, em estado de memorização. Se estiver em 1, funciona do modo como foi explicado no vídeo.